免费论文查重: 大雅 万方 维普 turnitin paperpass

试议存储器基于NANDFlash芯片高速大容量固态存储技术基本

最后更新时间:2024-03-21 作者:用户投稿原创标记本站原创 点赞:10804 浏览:38492
论文导读:
摘要:随着社会的进步和科技的进展,现代人类活动产生的信息量越来越大,人们对信息存储系统的速度、容量、功耗和可靠性要求越来越高。如何开发出高效率高质量的视频存储系统,实时准确的存储大量高速视频数据是本论文探讨的重点。本论文首先介绍探讨的背景,然后根据任务要求给出系统硬件设计,最后详细介绍了系统逻辑设计。系统针对所选用的MC1362高速COMS相机,以NAND Flash Memory作为基本存储器件,构成容量为100GB的存储阵列作为数据的高速无损存储器。本论文重点探讨了NAND Flash芯片的工作方式和高速CMOS相机输出数据的特点,在FPGA内部设计和实现了对NAND Flash芯片阵列的读取、写入、擦除和坏块管理等制约模块,以及对高速相机输出的高速数据的串行转并行处理模块,实现了对高速相机输出的500MB/s的高速数据的实时存储。在存储任务完成后,通过集成在FPGA中的高速读取模块和干兆以太网接口将所存储的数据上传到上位机。论文的探讨成果已运用在某装备系统中,试验结果证明了系统设计的合理性。关键词:NAND论文Flash存储器论文高速论文大容量论文视频存储论文FPGA论文
本论文由www.7ctime.com,需要论文可以联系人员哦。摘要3-4
Abstract4-7
第一章 绪论7-11

1.1 引言7

1.2 国内外探讨近况7-9

1.3 本论文探讨内容9-11

第二章 系统总体设计11-23

2.1 系统核心器件浅析11-16

2.

1.1 高速相机与Camera Link接口11-13

2.

1.2 系统指标和存储介质选择13-16

2.2 系统设计16-23

2.1 系统技术要求16-17

2.2 硬件系统构成17-23

第三章 制约模块设计与实现23-35

3.1 制约板总体设计23-25

3.

1.1 制约板总体结构23

3.

1.2 制约板与上位机通信23-24

3.

1.3 制约板与相机通信24

3.

1.4 制约板与存储阵列通信24-25

3.2 制约板逻辑设计与实现25-35
3.

2.1 s3c2440内部上位机通信程序设计25-27

3.

2.2 FPGA内部s3c2440通信模块设计27-31

3.

2.3 FPGA内部存储板制约模块设计31-32

3.

2.4 FPGA内部相机制约模块设计32-35

第四章 存储模块设计与实现35-53

4.1 存储板总体设计35-40

4.

1.1 NAND Flash浅析35-38

4.

1.2 存储板总体结构38-40

4.2 存储板逻辑设计与实现40-53
4.

2.1 写入模块逻辑设计40-46

4.

2.2 读取模块逻辑设计46-49

4.

2.3 擦除模块逻辑设计49-50

4.

2.4 地址传输模块逻辑设计50-53

第五章 系统调试53-65

5.1 系统硬件改善53-56

5.

1.1 系统与上位机通信方式改善53-54

5.

1.2 相机信号分配改善54-56

5.2 NAND Flash位反转与坏块不足处理56-59

5.3 FPGA内部程序调试59-65

5.

3.1 存储板写入模块改善59-61

5.

3.2 针对帧信号的改善61-62

5.

3.3 存储板与制约板数据传输逻辑改善62-65

结束语65-67
致谢67-69
参考文献69-71
探讨生期间探讨成果71