免费论文查重: 大雅 万方 维普 turnitin paperpass

分析数据链基于S方式ADS-B多目标模拟器设计与实现,

最后更新时间:2024-04-16 作者:用户投稿原创标记本站原创 点赞:17491 浏览:72746
论文导读:要由发射主板和射频前端组成,发射系统主板采取ARM+FPGA硬件结构,该部分主要偏重介绍ARM模块的设计,主要包括:ARM和FPGA接口和通信协议的设计,μC/OS-Ⅱ的移植,多目标ADS-B消息的随机发送,ADS-B消息的更新等。4、模拟系统功能测试和浅析,包括各类目标的测试,并对这些测试结果进行了浅析。关键词:广播式自动
摘要:广播式自动相关监视(ADS-B)是国际民航组织大力进展的一种空管监视技术,在空管系统中利用该技术可以大大提升空中监视效率,减少空中交通管理的费用和成本。目前,世界各国纷纷响应国际民航组织的号召,大力推广和进展ADS-B系统,澳大利亚、美国、欧洲已经开始在空管监视系统中利用ADS-B设备。ADS-B较成熟的数据链路有三种:UAT数据链路、Mode S1090MHz ES数据链路和VDL MODE4数据链路,国内正大力进展1090MHz ES数据链路,该链路在国内已经有比较成熟的地面接收设备,本论文详细介绍了一种基于1090MHzES数据链路的ADS-B目标模拟器的设计,该模拟器能模拟出三类飞行状态的多个目标,这三类飞行状态包括:水平匀速直线飞行,匀加速上升飞行和匀减速下降飞行。本设计最多能够模拟200个ADS-B目标,可以很好的检测ADS-B设备的接收性能。模拟器主要由制约系统和发射系统组成,其中发射系统由射频前端发模块和发射主板组成,发射主板采取ARM+FPGA的硬件架构,作者主要负责ARM模块的设计和制约系统的设计。论文的主要内容包括:1、按照ADS-B设备性能指标要求,浅析模拟器的功能要求,并对模拟器的总体进行了设计。2、制约系统的设计,该部分探讨了制约系统和发射系统的协议、介绍了三类目标数据的模拟,另外详细的描述了各类目标的消息编码处理和控系统数据发送设计,最后描述了制约系统人机交互界面的设计。3、发射系统的设计,发射系统主要由发射主板和射频前端组成,发射系统主板采取ARM+FPGA硬件结构,该部分主要偏重介绍ARM模块的设计,主要包括:ARM和FPGA接口和通信协议的设计,μC/OS-Ⅱ的移植,多目标ADS-B消息的随机发送,ADS-B消息的更新等。4、模拟系统功能测试和浅析,包括各类目标的测试,并对这些测试结果进行了浅析。关键词:广播式自动相关监视论文1090MHz论文ES数据链论文μC/OS-Ⅱ论文制约系统软件论文数据处理论文随机论文
本论文由www.7ctime.com,需要论文可以联系人员哦。摘要4-5
ABSTRACT5-14
第一章 绪论14-18

1.1 探讨背景和作用14-15

1.2 目标模拟器进展情况介绍15-16

1.3 本论文主要工作及内容16-18

第二章 ADS-B 技术18-27

2.1 ADS-B 和传统雷达18-21

2.2 ADS-B 数据链21-24

2.1 ADS-B 数据链的介绍21-22

2.2 三种 ADS-B 数据链的比较22-24

2.3 1090MHZ ES 数据链消息24-26

2.4 本章总结26-27

第三章 ADS-B 多目标模拟器总体设计27-33

3.1 多目标模拟器总体设计27-28

3.2 多目标模拟系统发送消息的选择28-29

3.3 嵌入式系统的选择29-32

3.1 μC/OS-Ⅱ 任务管理30-31

3.2 μC/OS-Ⅱ 信号量31-32

3.4 本章总结32-33

第四章 制约系统的设计33-52

4.1 制约系统总体设计33-34

4.2 多目标数据的模拟34-39

4.

2.1 第一类目标数据的模拟34-36

4.

2.2 第二类目标数据的模拟36-38

4.

2.3 第三类目标数据的模拟38-39

4.3 多目标数据的编码处理39-48
4.

3.1 多目标速度消息的编码40-42

4.

3.2 多目标空中位置消息编码42-45

4.

3.3 多目标飞机身份与类型的编码45

4.

3.4 多目标目标状态和情况消息编码45-48

4.4 多目标数据发送的设计48-50

4.1 制约系统和发射系统通信协议的设计48-49

4.2 多目标数据的发送处理49-50

4.5 制约系统人机交互界面的设计50-51

4.6 本章总结51-52

第五章 发射系统的设计52-68

5.1 发射系统硬件设计52-55

5.

1.1 ARM 芯片选型52-53

5.

1.2 FPGA 与 ARM 的接口设计53-54

5.

1.3 FPGA 和 ARM 的通信54-55

5.2 μC/OS-Ⅱ 移植55-58
5.

2.1 修改 OS_CPU.H55-57

5.2.2 编写 OS_论文导读:展望75-777.1论文总结757.2工作展望75-77致谢77-78参考文献78-80攻硕期间取得的探讨成果80-81上一页12
CPU_C.C57
5.

2.3 编写和修改 OS_CPU_A.A57-58

5.3 发射系统软件设计总体架构58-59

5.4 数据接收的处理59-62

5.

4.1 FPGA 和 ARM 的建链59-61

5.

4.2 数据接收处理61-62

5.5 消息发送的处理62-67

5.1 目标消息的随机62-64

5.2 信号量的制约64-65

5.3 消息的发送65-67

5.6 本章总结67-68

第六章 ADS-B 多目标模拟系统测试和验证68-75

6.1 第一类目标测试浅析69-71

6.2 第二类目标测试浅析71-72

6.3 第三类目标测试浅析72-74

6.4 本章总结74-75

第七章 总结和展望75-77

7.1 论文总结75

7.2 工作展望75-77

致谢77-78
参考文献78-80
攻硕期间取得的探讨成果80-81